新思携三星在低功耗工艺为先进节点5G/6G SoC提供更佳能效和质量-PR-Newswire
新思科技携手三星电子在低功耗工艺上为先进节点 5G/6G SoC 提供更佳能效和质量
新思科技与三星联合开发的端到端射频设计参考流程和设计解决方案套件,并集成了 Ansys 的领先技术,以加快设计完成
加州山景城 2022年8月11日 //—— 新思科技 (纳斯达克股票代码: SNPS )近日宣布推出射频(RF)设计参考流程和配套的设计解决方案套件(DSK),以加快三星电子(以下简称为"三星")的8nm射频低功耗FinFET工艺的设计并提高产能,从而帮助双方客户加速开发用于5G/6G应用中的射频设计。8nm射频设计参考流程采用了新思科技和Ansys的无缝整合的解决方案,助力下一代射频设计提高完成质量,缩短完成时间,降低实现成本。
三星电子晶圆代工事业部设计团队副总裁Sangyun Kim表示:"三星新的射频解决方案,即8nm 射频工艺技术,可
以
提高5G通信芯片的性能和能效比。当前,世界对于超紧密连接的需求日益增长,我们很高兴与新思科技、Ansys紧密合作开发8nm 射频设计参考流程和设计解决方案套件,以更好地支持共同客户满足对于设计复杂性的需求。"
在数字世界中实现更广的连接
先进节点的模拟和射频设计是推动"万物智能"数字世界发展的应用中不可或缺的一部分。然而,面对5G/6G、汽车和高性能计算等应用的带宽和延迟要求,对于芯片设计的要求往往复杂且耗时。全新推出的8nm 射频设计参考流程简化了开发过程,能够通过行业领先的电路仿真和版图能效比以及精确的电磁(EM)建模,加速版图设计周转时间。该参考流程纳入了使用新思科技和Ansys的工具进行射频设计的成熟方法,包括原理图设计、仿真、版图、提取、电磁(EM)仿真和物理验证。相关的DSK包含一套应用说明、教程和设计实例,涵盖了先进的设计方法,包括:
- 设计中的寄生参数分析:能够在版图设计过程中使用signoff工具在版图上测量寄生参数
- 芯片电感器设计:能够使用与新思科技Custom Compiler™设计和版图环境集成的的Ansys VeloceRF™生成电感元件
- 部分版图提取和仿真:能够使用从部分完成的设计中提取寄生参数并进行仿真,以获得对设计的寄生参数影响的早期反馈
- 利用模板进行设计重用:通过使用新思科技 Custom Compiler版图模板,能够在更短的时间内创建高质量的版图
该流程的关键要素包括 新思科技定制设计系列 产品,其中有 新思科技 Custom Compiler™ 设计和版图产品、 新思科技PrimeSim™ 电路仿真产品、 新思科技 StarRC™ 寄生参数提取签核产品和 新思科技 IC Validator™ 物理验证产品;Ansys VeloceRF电感元件和传输线综合产品;以及Ansys RaptorX™和Ansys RaptorH™先进纳米电磁分析产品。
Ansys研发部副总裁Yorgos Koutsoyannopoulos表示:"很高兴能与新思科技和三星合作开发射频设计参考流程。通过与新思科技Custom Compiler设计和PrimeSim仿真解决方案无缝协作,Ansys电感器设计和电磁提取工具拥有行业领先的能力以解决极具挑战性的设计并为所有先进工艺建模,实现了完整的端到端射频设计流程。我们共同为射频设计模块的设计、优化和验证提供了一个直观和易用的流程。"
新思科技工程部副总裁Aveek Sarkar表示:"新思科技和三星有着紧密合作的历史,赋能我们的共同客户通过三星设计工艺实现平滑和富有成效的设计工作流程。基于我们与Ansys的密切合作,全新射频设计参考流程和DSK有效简化了开发先进无线系统的过程,而这些系统将继续推动我们的智能世界的发展。"
- 半导体行业观察
- 摩尔芯闻
最新新闻
热门文章 本日 七天 本月
- 1 【深度好文】一文讲透高速信号完整性分析和测试
- 2 重磅发布:日观芯设IC设计全流程管理软件RigorFlow 2.0
- 3 奥凌科推出AIoT通感一体芯片和多场景解决方案
- 4 智算未来,合见工软打造国产EDA智算新引擎