这个面向全国的芯片设计大赛开始报名啦!
第五届(2022)全国大学生嵌入式芯片与系统设计竞赛
—— 芯片设计专项赛
01
赛题简介
本赛题要求参赛队面向低功耗智能识别应用(包括但不限于: 图像识别、视频识别、语音识别、图形识别、动作识别等),进行核心AI-IP模块的硬件设计,并基于组委会指定的芯片硬件框架:
1、完成集成该AI-IP的系统搭建与功能验证;
2、完成基于指定工艺库的综合和评估。
3、完成AI-IP模块的物理设计。
02
芯片硬件框架
-
RISC-V MCU以及相关的软件开发套件(本次竞赛采用芯来科技 E203开源处理器),相关MCU、SoC框架、总线互联协议、IO端口类型等,请参考E203开源处理器及SoC系统文档; -
参赛队所设计的AI-IP模块既可以通过System Bus连接到SoC中,也可以通过NICE Interface直接与MCU连接; -
系统中包括一个共享的SRAM,容量为: 512KB; -
组委会基于Memory Compiler定制了多款SRAM存储模块,包括: 16bits×128,16bits×1024,16bits×4096,均分别提供单端口和双端口两种规格; 参赛队基于这些SRAM单元,自行组合实现AI-IP模块中所需的存储单元。 -
SoC中提供PLL模块,系统时钟频率固定为150MHz; -
外设总线上的常开模块(Always-on Domain)包括: RTC,WatchDog,PMU,LCLKGEN(为Always-On Domain提供时钟,频率为32.768KHz)。
参赛队需要基于上述硬件框架,完成面向目标应用的芯片系统设计与实现,具体如下:
首先,完成面向目标应用的核心功能AI-IP(IP Module for AI-based Recognition Application)模块设计与实现;
其次,使用指定硬件框架以及所设计的核心功能AI-IP模块,完成芯片系统的搭建;注意,为确保芯片流片成功率,参赛队不可以修改组委会给定的硬件框架;
最后,基于所实现的芯片系统,完成功能仿真、电路综合和物理设计与实现。
相比 2021 年赛题要求, 2022 年特别关注以下几个方面:
1)赛题要求由2021年只需完成智能识别芯片的前端设计任务延伸到后端设计的芯片全流程设计任务。
2)参赛人数由2021年的不超过3人,随任务要求拓展到不超过6人,芯片的团队建议由5~6人组队(不超过6人),除了前端设计部分,需要增加物理设计组设置, 安排2~3人专职后端设计工作。
3)参赛团队需要负责所设计 AI-IP模块的后端PR;
4) 整个硬件框架的物理设计布局由组委会协助完成,其中:参赛团队所设计的 AI-IP模块在后端设计中会以Blackbox的形式留出,接口也提前预留好; AI-IP模块的Floorplan(示意图)如下图,左边是组委会提供的硬件框架部分(包括RISC_V模块,SRAM模块等),右边是参赛团队自行设计完成的AI-IP模块; AI-IP的面积不超过1.5x 1.5mm 2
智能识别芯片含AI-IP模块的Floorplan示意图
03
赛题说明
1、 面向低功耗智能识别的IP设计与应用系统开发(简称:嵌入式系统芯片设计) ——赛题方向:智能识别芯片设计
低功耗智能识别系统是一种常见的人机交互接口,广泛应用于可穿戴设备、物联网器件以及其他基于电池供电的智能终端。由于面向图形图像、视频语音、动作姿态等智能识别的神经网络算法模型复杂多变,传统的计算架构和电路已无法满足面向低功耗高能效智能识别神经网络计算日益增长的硬件能效需求。随着智能终端市场规模进一步发展,专门用于低功耗智能识别处理的硬件模块和设备开始陆续亮相。智能识别交互生态的成熟,将会带动越来越多的设备智能化。汽车、电视、智能音箱(家庭机器人的雏形)、服务机器人等产品潜在用户数巨大,交互内容相对开放,交互过程中会产生大量高价值的用户数据,是国家和高科技企业未来争夺的重要阵地。本赛题旨在通过面向新一代智能识别的低功耗IP硬件设计和系统开发研究,进一步提高我国大学生在智能芯片领域的设计能力、增加技术储备。
本赛题的主要需求(包括但不限于):
面向群体:研究生
1、基于组委会指定的芯片硬件框架,开发面向“智能识别”应用的核心AI-IP硬件、并完成该AI-IP在指定硬件框架中的集成与系统开发。
2、本次竞赛采用基于芯来科技E203开源处理器的硬件框架,相关MCU、SoC框架、总线互联协议、IO端口类型等,请参考相关文档资料。参赛队所设计的AI-IP模块既可以通过System Bus连接到SoC中,也可以通过NICE Interface直接与MCU连接;系统中包括一个共享的SRAM,容量为:512KB;组委会基于Memory Compiler定制了多款SRAM存储模块,包括:16bits×128,16bits×1024,16bits×4096,均分别提供单端口和双端口两种规格;参赛队基于这些SRAM单元,自行组合实现AI-IP模块中所需的存储单元;SoC中提供PLL模块,系统时钟频率固定为200MHz;外设总线上的常开模块(Always-on Domain)包括:RTC,WatchDog,PMU,LCLKGEN(为常开模块提供时钟,频率为32.768KHz)。
3、智能识别应用包括但不限于:图像识别、图形识别、视频识别、语音识别、动作识别等。
4、对于所选择的智能识别应用,其测试库需为开源数据库,或者可以第三方获取并独立验证的数据库。
5、需完成面向智能识别应用的核心AI-IP设计,需要完成目标应用的核心功能:AI-IP设计文档、算法或功能验证模型、基于HDL(推荐Verilog)的RTL功能模型、基于指定工艺库的综合网表Netlist、综合后的时序/资源/功耗等参数报告与分析。
6、需基于指定的芯片硬件框架,完成集成5)所设计AI-IP的SoC系统开发,包括:RTL功能模型、基于指定工艺库的综合网表Netlist、综合后的时序/资源/功耗等参数报告与分析。
7、上述完成的AI-IP设计和系统开发,需结合实际的应用场景,对AI-IP的硬件架构和电路设计方案,进行分析和评估,在以下一个或多个指标上进行优化设计,包括但不限于:性能、功耗、能效、吞吐率、识别精度、场景适配能力、系统灵活性等。
8、完成所设计 AI-IP模块的后端物理设计与实现。
组委会鼓励方向(完成以下方向,组委会额外着重考虑):
1)方向1: 完成上述6)所开发系统的FPGA功能验证,并具有一定的可展示性。
2)方向2: 采用国产EDA工具,完成上述5)AI-IP模块或上述6)系统开发中的部分设计仿真、综合评估、物理设计等工作。
面向群体:本科生
赛题要求与研究生组基本相同,不同点在于:
-
可以选择相对简单的智能识别应用,例如:手写数字识别,等;
-
研究生组赛题要求中的第7小项(结合实际应用场景的性能/功耗等设计指标优化评估),不作为必选要求。
04
技术支持
(一)赛事答疑
1、QQ交流群,群号:264443932。
扫码入群
基于本赛道问题,采用集中时间答疑方式,具体答疑时间另行公布。
(二)技术培训
本芯片设计赛道,会安排相关培训与指导,请关注竞赛官网或者竞赛公众号相关通知。
大赛官网:http://www.socchina.net/
大赛公众号:嵌入式芯片与系统设计竞赛
扫码关注
05
其它
本赛道其它未尽事宜,以组委会后续补充通知为准。
06
联系我们
大赛组委会
芯片设计赛道学生QQ交流群:264443932
联系人1:汪老师
电 话:13901584204
电子邮箱:wangchen1@icisc.cn
联系人2:李老师
电 话:16651613184
电子邮箱:lijindong@nicu.cn
全国大学生嵌入式芯片与系统设计
竞赛组织管理委员会
2022年6月20日
芯片设计专项赛通知
今天是《半导体行业观察》为您分享的第3092内容,欢迎关注。
推荐阅读
半导体行业观察
『 半导体第一垂直媒体 』
实时 专业 原创 深度
识别二维码 ,回复下方关键词,阅读更多
晶圆|集成电路|设备 |汽车芯片|存储|台积电|AI|封装
回复
投稿
,看《如何成为“半导体行业观察”的一员 》
回复 搜索 ,还能轻松找到其他你感兴趣的文章!
- 半导体行业观察
- 摩尔芯闻
最新新闻
热门文章 本日 七天 本月
- 1 两万字解读射频前端,国产现状如何?
- 2 摩尔斯微电子推出突破性物联网连接平台 新型 MM6108-EKH05 评估套件助力开发人员创建下一代物联网解决方案
- 3 共筑国产汽车芯片未来,中国汽车芯片联盟全体大会即将开启
- 4 数字疗法加脑机接口,赋能儿童多动症干预